Lattice Semiconductor
ispXPLD 5000MX Family Data Sheet
ispXPLD 5512MX Logic Signal Connections (Continued)
sysIO
Bank
—
2
—
2
2
2
2
2
2
2
2
2
2
2
—
2
—
2
2
2
2
2
2
2
2
2
2
2
—
2
—
2
2
2
2
2
2
2
2
2
2
2
—
LVDS
Pair
—
29N
—
30P
30N
31P
31N
32P
32N
33P
33N
34P
34N
35P
—
35N
—
36P
36N
37P
37N
38P
38N
39P
39N
40P
40N
41P
—
41N
—
42P
42N
43P
43N
44P
44N
45P
45N
46P
46N
47P
—
Primary Macrocell/ Alternate Outputs Alternate 208 PQFP 256 fpBGA 484 fpBGA
Function
Macrocell 1 Macrocell 2 Input Pin Number Ball Number Ball Number
VCCO2
E10
—
—
—
85
VCCO2
VCCO2
F5
H5
E11
86
M10
U12
GND (Bank 2)
—
—
—
87
GND (Bank 2) GND (Bank 2)
E12
F6
H6
E13
88
M11
AB13
E16
F7
H7
E17
89
T13
Y13
E18
—
—
E19
90
P11
V13
E20/VREF2
E22
—
—
E21
91
F8
H8
E23
92
T14
W13
R12
V14
E24
F9
H9
E25
93
R13
W14
E26
F10
H10
E27
94
N11
Y14
E28
F11
H11
E29
95
T15
AB14
F0
F12
H12
F1
96
R14
AB15
F2
F13
H13
F3
97
N12
AA15
F4
F14
H14
F5
98
P12
U13
VCCO2
F6
—
—
—
—
VCCO2
VCCO2
F15
H15
F7
99
R15
U14
GND (Bank 2)
—
—
—
—
GND (Bank 2) GND (Bank 2)
F8
E0
—
F9
—
—
W15
F10
E2
—
F11
—
—
W16
F12
E4
—
F13
—
—
Y16
F16
E6
—
F17
—
—
AA16
F18
E8
—
F19
—
—
AB16
F20
E10
—
F21
—
—
AA17
F22
E12
—
F23
—
—
Y17
F24
E16
—
F25
—
—
AA18
F26
E20
—
F27
—
—
W17
F28
E22
—
F29
—
—
W18
G0
—
—
G1
—
—
V15
VCCO2
G2
—
—
—
100
VCCO2
VCCO2
—
—
G3
—
—
U15
GND (Bank 2)
—
—
—
101 GND (Bank 2) GND (Bank 2)
G4
—
—
G5
102
P13
Y18
G6
—
—
G7
103
P15
V17
G8
—
—
G9
—
M13
V16
G10
—
—
G11
—
P14
U16
G12
—
—
G13
—
—
AB18
G14
—
—
G15
—
—
AB19
G16
—
—
G17
—
—
U18
G18
—
—
G19
—
—
T17
G20
—
—
G21
104
R16
AB20
G22
—
—
G23
105
P16
AA20
G24
—
—
G25
106
N15
Y19
VCCO2
—
—
—
107
VCCO2
VCCO2
59