Lattice Semiconductor
ispXPLD 5000MX Family Data Sheet
ispXPLD 5512MX Logic Signal Connections (Continued)
sysIO
Bank
—
—
—
—
—
—
1
1
1
1
1
1
—
1
—
1
—
1
1
1
1
1
—
1
1
1
1
1
—
1
—
1
1
1
1
—
1
1
1
1
—
1
—
LVDS Primary Macrocell/ Alternate Outputs Alternate 208 PQFP 256 fpBGA 484 fpBGA
Pair
Function
Macrocell 1 Macrocell 2 Input Pin Number Ball Number Ball Number
GCLK0N
GCLK1
—
—
—
28
J2
P7
—
GND
—
—
—
29
GND
GND
—
TDI
—
—
—
30
H6
R1
—
TMS
—
—
—
31
H4
R2
—
TCK
—
—
—
32
J6
T1
—
TDO
—
—
—
33
K2
V1
0P
A0/DATA0
B0
D0
A1
34
K3
W1
0N
A2/DATA1
B1
D1
A3
35
J3
Y1
1P
A4/DATA2
B2
D2
A5
36
J5
P3
1N
A6/DATA3
B3
D3
A7
37
J4
R3
2P
A8/DATA4
B4
D4
A9
38
L2
T2
2N
A10/DATA5
B5
D5
A11
39
M1
U2
—
GND (Bank 1)
—
—
—
40
GND (Bank 1) GND (Bank 1)
3P
A12/DATA6
B6
D6
A13
41
K4
V2
—
VCCO1
3N
A14/DATA7
—
—
—
42
VCCO1
VCCO1
B7
D7
A15
43
L3
W2
—
GND
—
—
—
44
GND
GND
4P
A16/INITB
B8
D8
A17
45
K5
R4
4N
A18/CSB
B9
D9
A19
46
L5
T4
5P
A20/READ
B10
D10
A21
47
N1
R6
5N
A22/CCLK
B11
D11
A23
48
M2
R5
6P
A24
—
—
A25
—
—
U3
—
VCC
—
—
—
49
VCC
VCC
6N
A26
—
—
A27
—
P11
V3
7P
A28
—
—
A29
—
M3
Y2
7N
A30
—
—
A31
—
L4
W3
8P
B0
A0
—
B1
—
N2
U5
8N
B2
A2
—
B3
—
P2
T5
—
GND (Bank 1)
—
—
—
—
GND (Bank 1) GND (Bank 1)
9P
B4
A4
—
—
—
R1
U4
—
VCCO1
9N
B5
—
—
—
—
VCCO1
VCCO1
A6
—
—
—
R2
V4
10P
B6
A8
—
B7
—
T2
AA3
10N
B8
A10
—
B9
—
T3
AB3
—
B10
A12
—
B11
—
—
Y4
—
DONE
—
—
—
50
M4
AA4
11P
B14
B12
D12
B15
51
N3
AB4
11N
B16
B13
D13
B17
52
P4
AB5
12P
B18
B14
D14
B19
53
N5
T6
12N
B20
B15
D15
B21
54
M6
U7
—
PROGRAMB
—
—
—
55
R3
W5
—
B22
A14
—
B23
—
P5
U8
—
GND (Bank 1)
—
—
—
56
GND (Bank 1) GND (Bank 1)
57