PIN DESCRIPTION
Table 2-6. Pinout
Pin#
E8
C8
C14
B14
A14
A13
B13
C13
Pin Name
SERR#
LOCK#
PCI_REQ#[0]
PCI_REQ#[1]
PCI_REQ#[2]
PCI_GNT#[0]
PCI_GNT#[1]
PCI_GNT#[2]
C20
LA[17]1
B21
LA[18]1
B20
LA[19]1
E19
LA[20]1
E18
LA[21]1
C21
LA[22]1
D19
LA[23]1
P22
SA[0]1
P23
SA[1]1
P24
SA[2]1
P25
SA[3]1
P26
SA[4]1
N26
SA[5]1
N25
SA[6]1
N24
SA[7]1
N23
SA[8]1
N22
SA[9]1
M26
SA[10]1
M25
SA[11]1
M24
SA[12]1
M23
SA[13]1
M22
SA[14]1
L26
SA[15]1
L25
SA[16]1
L24
SA[17]1
L23
SA[18]1
L22
SA[19]1
K24
SD[0]1
J26
SD[1]1
J25
SD[2]1
J24
SD[3]1
K23
SD[4]1
K22
SD[5]1
H26
SD[6]1
H25
SD[7]1
H24
SD[8]1
G26
SD[9]1
G25
SD[10]1
G24
SD[11]1
J22
SD[12]1
J23
SD[13]1
F26
SD[14]1
Note1; This signal is multiplexed
see Table 2-4
Table 2-6. Pinout
Pin#
F25
F23
D20
K25
F24
A22
G23
E21
H22
E26
E25
E24
C22
G22
E17
A23
U25
U26
U24
U23
D22
D24
E23
C26
F22
A24
C23
B23
D26
D25
B24
B15
A15
E14
D14
B16
B22
K26
Pin Name
SD[15]1
IOCHRDY1
ALE1
BHE#1
MEMR#1
MEMW#1
SMEMR#1
SMEMW#1
IOR#1
IOW#1
MASTER#1
MCS16#1
IOCS16#1
REF#1
AEN1
IOCHCK#1
RTCRW#1
RTCDS#1
RTCAS1/FCS0#
RMRTCCS#1
GPIOCS#1
IRQ_MUX[0]
IRQ_MUX[1]
IRQ_MUX[2]
IRQ_MUX[3]
DACK_ENC[0]
DACK_ENC[1]1
DACK_ENC[2]1
DREQ_MUX[0]1
DREQ_MUX[1]1
TC1
PCI_INT#[0]
PCI_INT#[1]
PCI_INT#[2]
PCI_INT#[3]
ISAOE#1
KBCS#1
ZWS#1
R23
PIRQ
R24
SIRQ
T22
PDRQ
T23
SDRQ
R25
PDACK#
R26
SDACK#
T25
PDIOR#
T24
PDIOW#
R22
SDIOR#
T26
SDIOW#
D18
PA[22]
Note1; This signal is multiplexed
see Table 2-4
Table 2-6. Pinout
Pin#
C19
B19
A17
B17
C16
E16
D17
C18
B18
C17
Pin Name
PA[23]
PA[24]
FCS_0H
FCS_0L
FCS_1H
FCS_1L
IOCS#[4]
IOCS#[5]
IOCS#[6]
IOCS#[7]
AD8
AF8
AC9
AB10
AF9
AB9
AD9
AE8
AE9
AC10
RED
GREEN
BLUE
VSYNC
HSYNC
VREF_DAC
RSET
COMP
VDD_DAC
VSS_DAC
AB15
AF16
AE16
AC16
AB16
AF17
AE17
AD17
AB17
AD18
AF18
VCLK
VIN[0]
VIN[1]
VIN[2]
VIN[3]
VIN[4]
VIN[5]
VIN[6]
VIN[7]
ODD_EVEN#
VCS
AE10 TFTR0
AF10 TFTR1
AB11 TFTR2
AD11 TFTR3
AE11 TFTR4
AF11 TFTR5
AB12 TFTG0
AC12 TFTG1
AD12 TFTG2
AE12 TFTG3
AF12 TFTG4
AB13 TFTG5
AC13 TFTB0
AD13 TFTB1
AE13 TFTB2
AF13 TFTB3
AF14 TFTB4
Note1; This signal is multiplexed
see Table 2-4
30/111
Issue 1.0 - July 24, 2002